博客

观察 AXI4-Lite 总线信号

发表于:10/27/2020 , 关键词: AXI4-Lite
在《AXI-Lite 自定义IP》章节基础上,添加ila\vio等调试ip,完成后的BD如下图:加载到SDK,并且在Vivado中连接到开发板。 Trigger Setup,点击“+”,选择 AXI_WVALID,双击添加。设置 Radix 为 B,触发条件 Value 为 1。

在JTAG下载器连接时FPGA不加载flash里的程序

发表于:10/22/2020 , 关键词: JTAG下载器, FPGA 应用
最近群里有很多人遇到上述的情况,一直觉得不可思议,以前没有遇到这种情况,如果是很常见的情况,那官网一定有人反馈,如果是极特别的情况,那么也就只能按照BUG处理了。很幸运,官网有很多人反馈类似的问题,先把问题和解决方式放出来:

【科普文】理解FPGA的基础知识——逻辑电路

发表于:10/20/2020 , 关键词: FPGA 应用, 逻辑电路
FPGA (Field Programmable Gate Aray,现场可编程门阵列)是一种可通过重新编程来实现用户所需逻辑电路的半导体器件。为了便于大家理解FPGA的设计和结构,我们先来简要介绍一些逻辑电路的基础知识。

ZYNQ UltraScale+ MPSoC USB2.0接口裸机驱动(Mass Storage)

发表于:10/19/2020 , 关键词: Zynq UltraScale+, MPSoC, USB2.0
ZYNQ UltraScale+ MPSoC支持支持USB3.0,其功能通过PS侧GTR接口实现。实际设计中,有时希望仅支持USB2.0即可。这里,概要描述仅需要USB2.0场景下的软硬件设计及调试过程。我们在实际设计中,采用了与ZCU102相同的USB PHY芯片(Microchip/USB3320)

AXI-Lite 自定义IP

发表于:10/19/2020 , 关键词: AXI-Lite, IP
通过嵌入式软核或者硬核通过AXI_Lite接口(Master)控制FPGA端引脚的GPIO。按照AXI互联机制我们知道,我们的自定义IP是通过AXI_Interconnect连接到Master端,整体的框图也比较简单,为了验证方便我们只按照红色线路径进行测试。

RAM IP Core中 Write First Read First和No Change的区别

发表于:10/16/2020 , 关键词:
当我们调用RAMO的IP时,无论是单端口还是双端口模式,都会有个选项,可能很多人都没注意过这个选项,记得毕业季去华为面试的时候,还问过我这个问题,当时也是没答上来。后来也发现很多面试官都喜欢问这个问题,今天我们就来讲一下。

盘点FPGA初学者做时序最易忽视的几个要点!

发表于:10/16/2020 , 关键词: 时序, FPGA
本文将从代码风格,时序修正,工程设置等几个方面介绍本人的实践经验,希望让各位初学者快速提高,也希望FPGAer能给出宝贵建议。

FPGA的IO到底是怎么命名的?

发表于:10/15/2020 , 关键词: FPGA 应用
今天想和大家一起聊聊FPGA的IO。先说说我当年入门的经历吧。国内的大学有FPGA开发条件的实验室并不太多,当年大学的那帮同学有的做ARM,有的做linux,很少有人做FPGA,当时学FPGA仅仅是由于非常渴望的好奇心。所以,在淘宝买了一块开发板,就开始了自己的FPGA之路。

AXI_lite代码简解-AXI-Lite 源码分析

发表于:10/12/2020 , 关键词: AXI-Lite
对于使用AXI总线,最开始肯定要了解顶层接口定义,这样才能针对顶层接口进行调用和例化,打开axi_lite_v1_0.v文件,第一段就是顶层的接口定义:

AXI_lite代码简解-查看源码

发表于:10/10/2020 , 关键词: AXI-Lite
要看到AXI-Lite的源码,我们先要自定义一个AXI-Lite的IP,新建工程之后,选择,菜单栏->Tools->Creat and Package IP

【新手入门】Vivado工程升级及板级信号调试

发表于:10/09/2020 , 关键词: Vivado, 信号调试
新手必看:Vivado工程升级及板级信号调试

几种应用DMA的典型应用

发表于:09/29/2020 , 关键词: DMA
基于AXI的DMA对内部寄存器的读写有着相同的方式。在普通传输模式下,DMA内部的寄存器都是由处理器通过AXI-Lite总线进行读写的;但基于AXI总线的三种DMA,都增加了S/G传输模式,它卸载了处理器对寄存器的读写,通过独立的S/G读写通道对存储着命令描述符的内存进行访问读取、处理描述符,然后更新描述符写入内存。

按这4个步骤学习,高手一步一步教你玩转FPGA

发表于:09/28/2020 , 关键词: FPGA
FPGA 作为一种高新技术,由于其结构的特殊性,可以重复编程,开发周期较短,越来越受到电子爱好者的青睐,其应用已经逐渐普及到了各行各业。因此,越来越多的学生或工程师都希望跨进FPGA的大门掌握这门技术。网络上各种开发板、培训班更是多如牛毛,仿佛在告诉你不懂FPGA你就OUT啦。

Zynq 7000系列 PS 软件复位,原来是这么回事?

发表于:09/28/2020 , 关键词: Zynq-7000, FPGA复位
复位系统包括由硬件,看门狗定时器,JTAG控制器和软件产生的复位。Zynq-7000 SoC器件中的每个模块和系统都包含一个由复位系统驱动的复位。硬件复位由上电复位信号(PS_POR_B)和系统复位信号(PS_SRST_B)驱动。

15张图带你了解Zynq 架构是怎样的?

发表于:09/24/2020 , 关键词: Zynq架构
ZYNQ架构:双核ARM Cortex-A9 处理器:ARM Cortex-A9 是一个应用级的处理器,能运行完整的像Linux 这样的操作系统,传统的现场可编程门阵列(Field Programmable Gate Array,FPGA)逻辑部件:基于Xilinx 7 系列的FPGA 架构
秒速时时彩 澳洲幸运10开奖结果 极速快3 澳洲幸运10开奖结果 秒速时时彩 幸运飞艇官网 三分时时彩 澳洲幸运8 韩国1.5分彩 山东群英会走势图表